1. Jurnal [Kembali]
2. Alat dan Bahan [Kembali]
3. Rangkaian Simulasi [Kembali]
4. Prinsip Kerja
[Kembali]
Pada rangkaian, B0 dihubungkan ke R, B1 dihubungkan ke S, B2 dihubungkan ke J, B3 dihubungkan ke CLK J-K Flip-flop, B4 dihubungkan ke K, B5 dihubungkan ke D, dan B6 dihubungkan ke CLK D flip-flop.
Pada data 1
input B2-B6 don't care, B1=1 dan B0=0, maka output yang dihasilkan pada H7=0, H6=1 sedangkan H4=0 dan H3=1
Pada data 2
input B2-B6 don't care, B1=0 dan B0=1, maka output yang dihasilkan pada H7=1, H6=0 sedangkan H4=1 dan H3=0
Pada data 3
input B2-B6 don't care, B1=0 dan B0=0, maka output yang dihasilkan pada H7=1, H6=1 sedangkan H4=1 dan H3=1
Pada data 4
input B0=1, B1=1, B2=0, B3=clock, B4=0, B5=0, dan B6=⇨, maka output yang dihasilkan pada H7=0, H6=1 sedangkan H4=0 dan H3=1
Pada data 5
input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, dan B6=⇨, maka output yang dihasilkan pada H7=0, H6=1 sedangkan H4=0 dan H3=1
Pada data 6
input B0=1, B1=1, B2=1, B3=clock, B4=0, B5=don't care, dan B6=0, maka output yang dihasilkan pada H7=1, H6=0 sedangkan H4=0 dan H3=1
Pada data 7
input B0=1, B1=1, B2=1, B3=clock, B4=1, B5 dan B6 diputus, maka output yang dihasilkan pada H7=toggle, H6=toggle sedangkan H4=- dan H3=-
5. Video
[Kembali]
6. Analisa [Kembali]
1) Bagaimana jika B0 dan B1 sama-sama diberi logika 0, apa yang terjadi pada rangkaian?
Jawab :
Pada rangkaian B0 dihubungkan ke pin R sedangkan B1 dihubungkan ke pin S, maka output Q akan berlogika 1 begitu juga dengan Q' berlogika 1 karena pin R dan S akan aktif jika berlogika 0 (active low). Maka, sesuai dengan tabel kebenaran dari J-K flip-flop jika inputnya akan sama dengan outputnya.
2) Bagaimana jika B3 diputuskan/tidak dihubungkan pada rangkaian, apa yang terjadi pada rangkaian?
Jawab :
Jika B3 diputus maka akan berpengaruh pada J-K flip flop yaitu pada outputnya. Karena pada B3 dihubungkan clock dimana clock berfungsi untuk penentu output akan berubah. Sehingga output tidak akan berubah sesuai dengan kondisinya karena B3 diputus/pin clk tidak dihubungkan
3) Jelaskan apa yang dimaksud kondisi toggle, kondisi not change, dan kondisi terlarang pada flip-flop?
Jawab :
- Kondisi toggle yaitu kondisi saat input J-K bernilai 1. Sehingga saat input bernilai 1:1 maka outputnya akan berubah-ubah. Kondisi ini disebut dengan toggle
- Kondisi not change yaitu kondisi saat output pada flip-flop tidak mengalami perubahan/sama dengan keadaan output sebelumnya
- Kondisi terlarang yaitu kondisi pada saat input R-S berlogika 1:1 dan output Q dan Q' juga berlogika 1:1
- Link HTML [download]
- Link Rangkaian [download]
- Link Video [download]
- datasheet 74LS112 [download]
- datasheet 7474 [download]
Tidak ada komentar:
Posting Komentar